试题 百分网手机站

嵌入式系统开发技术工程师复习要点:逻辑电路基础

时间:2020-09-21 17:51:43 试题 我要投稿

嵌入式系统开发技术工程师复习要点:逻辑电路基础

  导语:计算机四级指的是全国计算机等级考试的最高级别,科目种类有:四级操作系统原理、四级计算机组成与接口、四级数据库原理、四级软件工程、四级计算机网络。考试从科目中任意选取两个科目进行考试,同时通过成绩方为合格。下面我们来看看嵌入式系统开发技术工程师考试复习要点:逻辑电路基础,供参考借鉴!

  逻辑电路基础

  (1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。

  (2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。

  (3)时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。

  (4)真值表、布尔代数、摩根定律、门电路的概念。

  (5)NOR(或非)和NAND(与非)的门电路称为全能门电路,可以实现任何一种逻辑函数。

  (6)译码器:多输入多输出的组合逻辑网络。

  每输入一个n位的二进制代码,在m个输出端中最多有一个有效。当m=2n是,为全译码;当m<2n时,为部分译码。

  (7)由于集成电路的.高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED时,较多采用低电平驱动方式。液晶七段字符显示器LCD利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。

  (8)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。

  (9)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:电平触发方式:具有结构简单的有点,常用来组成暂存器。

  边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。

【嵌入式系统开发技术工程师复习要点:逻辑电路基础】相关文章:

嵌入式系统开发技术工程师考试复习要点10-27

嵌入式系统开发技术工程师考试要点10-12

嵌入式系统开发技术工程师考试复习要点:嵌入式系统的定义10-03

嵌入式系统开发技术工程师考试复习要点:实时系统的调度10-22

嵌入式系统开发技术工程师考试要点:实时系统10-08

嵌入式系统开发技术工程师考试要点:嵌入式系统的组成10-01

计算机四级《嵌入式系统开发工程师》复习试题要点10-18

计算机三级《嵌入式系统开发技术》复习试题10-01

计算机四级嵌入式系统开发工程师基础练习试题10-23